图书介绍

基于FPGA的嵌入式系统设计2025|PDF|Epub|mobi|kindle电子书版本百度云盘下载

基于FPGA的嵌入式系统设计
  • 任爱锋等编著 著
  • 出版社: 西安:西安电子科技大学出版社
  • ISBN:7560614531
  • 出版时间:2004
  • 标注页数:356页
  • 文件大小:77MB
  • 文件页数:369页
  • 主题词:微型计算机-系统设计;可编程序逻辑器件

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

基于FPGA的嵌入式系统设计PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

概述1

第一篇 Altera新型系列器件及QuartusⅡ软件9

第1章 Altera新型系列器件简介9

1.1 MAX Ⅱ器件9

1.2 Cyclone器件17

1.3 Cyclone Ⅱ器件26

1.4 Stratix器件33

1.5 Stratix Ⅱ器件41

1.6 Stratix GX系列53

思考题59

第2章 Quartus Ⅱ开发软件60

2.1 简介60

2.1.1 图形用户界面设计流程60

2.1.2 EDA工具设计流程61

2.1.3 命令行设计流程62

2.1.4 Quartus Ⅱ软件的主要设计特性63

2.2 Quartus Ⅱ软件安装64

2.2.1 PC机系统配置64

2.2.2 Quartus Ⅱ软件的安装65

2.2.3 Quartus Ⅱ软件的授权67

2.3 Quartus Ⅱ软件的设计过程72

2.4 设计输入75

2.4.1 创建工程75

2.4.2 建立图形设计文件77

2.4.3 建立文本编辑文件89

2.4.4 建立存储器编辑文件91

2.5 设计项目的编译95

2.5.1 设计综合95

2.5.2 Quartus Ⅱ编译器窗口96

2.5.3 编译器选项设置98

2.5.4 引脚分配103

2.5.5 启动编译器106

2.5.6 查看适配结果107

2.6 设计项目的仿真验证111

2.6.1 创建一个仿真波形文件112

2.6.2 设计仿真114

2.6.3 仿真结果分析116

2.7 时序分析117

2.7.1 时序分析基本参数117

2.7.2 指定时序要求118

2.7.3 完成时序分析121

2.7.4 查看时序分析结果121

2.8 器件编程122

2.8.1 完成器件编程123

2.8.2 编程硬件驱动安装125

思考题与练习126

第3章 Quartus Ⅱ软件与第三方工具128

3.1 ModelSim软件的使用128

3.1.1 ModelSim软件的主要结构128

3.1.2 ModelSim的简要使用方法129

3.1.3 在ModelSim SE中指定Altera的仿真库147

3.2 调用Synplify Pro综合工具设计流程149

3.3 ModelSim、Synplify和Quartus Ⅱ结合使用的流程153

3.4 HDL调试工具Debussy入门156

3.4.1 Debussy简介156

3.4.2 Debussy功能介绍157

3.4.3 波形分析162

3.4.4 原理图分析165

3.4.5 FSM分析169

3.4.6 设计调试实例170

3.4.7 FSDB文件的产生175

思考题178

第二篇 QuarttusⅡ的NiosⅡ开发过程181

第4章 SOPC Builder开发工具181

4.1 简介181

4.1.1 SOPC技术简介181

4.1.2 SOPC Builder简介181

4.1.3 SOPC Builder的功能特点182

4.1.4 SOPC Builder的优点183

4.2 SOPC Builder设计流程183

4.3 SOPC Builder用户界面184

4.3.1 系统元件页184

4.3.2 系统设置页186

4.3.3 系统生成页186

4.3.4 生成系统189

4.3.5 SOPC Builder菜单命令190

思考题191

第5章 Nios Ⅱ嵌入式处理器设计192

5.1 Nios Ⅱ嵌入式处理器简介192

5.1.1 第一代Nios嵌入式处理器192

5.1.2 第二代Nios嵌入式处理器193

5.1.3 可配置的软核嵌入式处理器的优势194

5.2 Nios Ⅱ嵌入式处理器软、硬件开发流程简介197

5.2.1 硬件开发流程198

5.2.2 软件设计流程198

5.3 Nios Ⅱ嵌入式处理器系统的开发198

5.3.1 开发工具及开发板简介198

5.3.2 Nios Ⅱ集成开发环境(IDE)简介202

5.3.3 设计实例207

5.4 Nios Ⅱ处理器外围接口224

5.5 HAL系统库225

5.5.1 简介225

5.5.2 使用HAL开发程序228

5.6 应用示例——电子钟232

5.6.1 系统软、硬件需求分析232

5.6.2 系统软件234

思考题246

第三篇 基于Quartus Ⅱ的IP核设计249

第6章 DSP Builder系统设计工具249

6.1 DSP Builder安装249

6.1.1 软件要求249

6.1.2 DSP Builder软件的安装249

6.1.3 授权文件的安装251

6.2 嵌入式DSP设计流程253

6.2.1 DSP设计流程253

6.2.2 DSP Builder设计流程253

6.3 DSP Builder设计过程255

6.3.1 创建Simulink设计模型255

6.3.2 Simulink设计模型仿真261

6.3.3 完成RTL级仿真262

6.3.4 Simulink模型设计的综合与编译264

思考题268

第7章 PCI编译器及PCI兆核函数269

7.1 PCI编译器简介269

7.2 PCI编译器的使用272

7.2.1 系统要求272

7.2.2 设计流程273

7.2.3 获得并安装PCI编译器273

7.2.4 PCI兆核函数设计应用276

7.2.5 设计仿真283

7.2.6 设计编译285

7.2.7 器件编程287

7.2.8 安装授权文件287

第8章 FFT兆核函数288

8.1 FFT兆核函数简介288

8.2 FFT兆核函数的应用292

8.2.1 系统要求292

8.2.2 下载并安装FFT292

8.2.3 FFT兆核函数设计应用293

8.2.4 设计仿真297

8.2.5 设计编译298

8.2.6 器件编程299

8.2.7 安装授权文件299

8.3 FFT兆核函数规范300

8.3.1 功能描述300

8.3.2 FFT处理器引擎结构301

8.3.3 I/O数据流结构302

8.4 Atlantic接口305

8.4.1 Atlantic接口功能描述306

8.4.2 信号说明310

第四篇 设计进阶315

第9章 LogicLock技术315

9.1 LogicLock技术简介315

9.2 LogicLock设计应用315

9.2.1 建立LogicLock区域315

9.2.2 指定LogicLock区域的逻辑内容321

9.2.3 编译优化设计322

9.2.4 导出LogicLock约束324

9.2.5 导入LogicLock约束329

思考题332

第10章 SignalTap Ⅱ嵌入式逻辑分析仪的使用333

10.1 在设计中嵌入SignalTap Ⅱ逻辑分析仪333

10.1.1 使用STP文件建立嵌入式逻辑分析仪333

10.1.2 使用MegaWizard Plug-In Manager建立嵌入式逻辑分析仪338

10.1.3 SignalTap Ⅱ分析器件编程341

10.1.4 查看SignalTap Ⅱ采样数据342

10.2 在SOPC Builder中使用SignalTap Ⅱ逻辑分析仪343

10.3 在DSPBuilder中使用SignalTap Ⅱ逻辑分析仪351

思考题355

参考文献356

热门推荐