图书介绍
可编程逻辑器件开发技术 MAX+plusⅡ入门与提高2025|PDF|Epub|mobi|kindle电子书版本百度云盘下载

- 冯涛,王程编著 著
- 出版社: 北京:人民邮电出版社
- ISBN:7115105901
- 出版时间:2002
- 标注页数:280页
- 文件大小:62MB
- 文件页数:293页
- 主题词:可编程逻辑器件 硬件描述语言 基本知识
PDF下载
下载说明
可编程逻辑器件开发技术 MAX+plusⅡ入门与提高PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 可编程逻辑器件原理概述1
1.1 可编程逻辑器件的发展历程及特点2
1.1.1 可编程逻辑器件的发展历程2
1.1.2 可编程逻辑器件的特点5
1.2 可编程逻辑器件的分类6
1.2.1 按集成度分类6
1.2.2 按编程特性分类6
1.2.3 按结构分类9
1.3 简单可编程逻辑器件10
1.3.1 可编程只读存储器(PROM)11
1.3.2 可编程逻辑阵列(PLA)12
1.3.3 可编程阵列逻辑(PAL)和通用阵列逻辑(GAL)13
1.4 复杂可编程逻辑器件(CPLD)15
1.4.1 可编程逻辑宏单元15
1.4.2 可编程连线阵列(PIA)17
1.4.3 可编程I/O控制块18
1.5 现场可编程门阵列(FPGA)18
1.5.1 FPGA的分类18
1.5.2 FPGA的基本结构19
1.5.3 Xilinx公司的XC 4000系列FPGA简介22
1.6 小结27
1.7 习题28
第2章 Altera可编程逻辑器件29
2.1 Altera可编程逻辑器件综述30
2.1.1 Altera器件的优点30
2.1.2 Altera器件系列简介31
2.2 MAX 7000系列器件33
2.2.1 MAX 7000系列概述33
2.2.2 器件结构功能描述37
2.2.3 器件特性配置43
2.2.5 器件测试44
2.2.4 器件编程特性44
2.2.6 定时模型45
2.2.7 引脚输出46
2.3 FLEX 10K系列器件49
2.3.1 FLEX 10K系列概述50
2.3.2 器件结构功能描述52
2.3.3 器件特性配置65
2.3.5 定时模型67
2.3.4 器件测试67
2.4 ACEX 1K系列器件70
2.4.1 ACEX 1K系列特点70
2.4.2 ACEX 1K系列概述71
2.4.3 器件结构功能描述72
2.5 小结73
2.6 习题74
第3章 MAX+plusⅡ概述75
3.2 MAX+plusⅡ的特点76
3.1 MAX+plusⅡ的发展历史76
3.3 系统运行环境及软件安装78
3.3.1 推荐系统配置78
3.3.2 MAX+plusⅡ的安装79
3.4 初识MAX+plusⅡ86
3.4.1 启动MAX+plusⅡ86
3.4.2 MAX+plusⅡ的管理器88
3.4.3 使用MAX+plusⅡ开发可编程逻辑器件的基本步骤93
3.4.4 一个简单实例95
3.5 小结100
3.6 习题100
第4章 功能模块设计101
4.1 通过原理图创建功能模块102
4.1.1 原理图设计102
4.1.2 符号编辑设计111
4.2 文本输入设计115
4.3 波形输入设计122
4.4 混合输入设计128
4.4.1 建立顶层图形设计文件129
4.4.2 查看工程的层次结构131
4.5 小结132
4.6 习题132
第5章 组建顶层原理图文件133
5.1 功能模块的选择134
5.1.1 调用系统自带的功能模块134
5.1.2 调用用户自己创建的功能模块141
5.2 原理图的绘制149
5.2.1 功能模块位置调整150
5.2.2 原理图页面尺寸设置151
5.2.3 工具栏的使用155
5.3 芯片型号的选择163
5.4.1 参照原理图定义管脚168
5.4 管脚定义168
5.4.2 修改管脚172
5.5 小结177
5.6 习题178
第6章 时序仿真179
6.1 创建波形仿真文件180
6.1.1 新建一个原理图文件180
6.1.2 编译原理图文件182
6.1.3 建立波形仿真文件184
6.2 添加激励信号185
6.2.1 添加节点信号186
6.2.2 给输入信号赋值190
6.2.3 保存波形文件194
6.3 软件时序仿真195
6.3.1 执行时序仿真195
6.3.2 暂停时序仿真196
6.3.3 提前终止仿真198
6.3.4 打开波形仿真文件200
6.4 分析仿真结果并调试原理图201
6.4.1 分析仿真结果201
6.4.2 根据仿真结果修改原理图208
6.5 小结214
6.6 习题214
第7章 生成下载编程文件215
7.1 编译顶层系统文件216
7.1.1 全局逻辑综合规则216
7.1.2 其他全局设定219
7.1.3 编译工程原理图文件222
7.2 启用设计规则检查工具224
7.2.1 检查规则的设置224
7.2.2 编译文件226
7.3 编译后生成的报告文件228
7.3.1 适配规则设定228
7.3.2 设定报告文件230
7.4 分析资源占用情况244
7.4.1 管脚资源占用情况245
7.4.2 芯片资源占用情况249
7.5 小结256
7.6 习题256
第8章 程序下载257
8.1 几种程序下载方式及硬件设置258
8.1.1 BitBlaster串行下载258
8.1.2 ByteBlaster并行下载260
8.1.3 ByteBlasterMV并行下载266
8.2 下载编程或配置文件267
8.2.1 几种编程与配置文件格式267
8.2.2 下载编程与配置文件269
8.2.3 系统调试278
8.3 小结280
8.4 习题280
热门推荐
- 2893076.html
- 1991119.html
- 506603.html
- 96416.html
- 1649679.html
- 1436218.html
- 1067078.html
- 593649.html
- 2582541.html
- 66541.html
- http://www.ickdjs.cc/book_2831441.html
- http://www.ickdjs.cc/book_408133.html
- http://www.ickdjs.cc/book_3789688.html
- http://www.ickdjs.cc/book_3121303.html
- http://www.ickdjs.cc/book_1908267.html
- http://www.ickdjs.cc/book_2576876.html
- http://www.ickdjs.cc/book_2781775.html
- http://www.ickdjs.cc/book_1278527.html
- http://www.ickdjs.cc/book_1126181.html
- http://www.ickdjs.cc/book_1079173.html