图书介绍
数字通信同步技术的MATLAB与FPGA实现2025|PDF|Epub|mobi|kindle电子书版本百度云盘下载

- 杜勇编著 著
- 出版社: 北京:电子工业出版社
- ISBN:9787121198878
- 出版时间:2013
- 标注页数:307页
- 文件大小:77MB
- 文件页数:324页
- 主题词:Matlab软件-应用-数字通信系统;可编程序逻辑器件-应用-数字通信系统
PDF下载
下载说明
数字通信同步技术的MATLAB与FPGA实现PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 同步技术的概念及FPGA基础1
1.1数字通信中的同步技术2
1.2同步技术的实现方法4
1.2.1两种不同的实现原理4
1.2.2常用的工程实现途径5
1.3 FPGA概念及其在信号处理中的应用6
1.3.1基本概念及发展历程6
1.3.2 FPGA的结构和工作原理8
1.3.3 FPGA在数字信号处理中的应用14
1.4 Xilinx器件简介15
1.4.1 Xilinx器件概况15
1.4.2 Spartan系列器件17
1.4.3 Virtex系列器件18
1.5设计语言及环境简介19
1.5.1 VHDL语言19
1.5.2 ISE环境及综合仿真工具22
1.5.3 FPGA设计流程28
1.5.4 MATLAB软件31
1.5.5 MATLAB与ISE的数据交互34
1.6小结35
第2章FPGA实现数字信号处理基础37
2.1 FPGA中数的表示38
2.1.1莱布尼兹与二进制38
2.1.2定点数表示39
2.1.3浮点数表示40
2.2 FPGA中数的运算43
2.2.1加/减法运算43
2.2.2乘法运算46
2.2.3除法运算48
2.2.4有效数据位的计算49
2.3有限字长效应51
2.3.1字长效应的产生因素51
2.3.2 A/D变换的字长效应52
2.3.3系统运算中的字长效应53
2.4 FPGA中的常用处理模块55
2.4.1乘法器模块55
2.4.2除法器模块60
2.4.3浮点运算模块62
2.4.4滤波器模块64
2.4.5数字频率器模块67
2.5小结68
第3章 锁相技术原理及应用71
3.1锁相环的工作原理72
3.1.1锁相环路的模型72
3.1.2锁定与跟踪的概念73
3.1.3环路的基本性能要求74
3.2锁相环的组成75
3.2.1鉴相器75
3.2.2环路滤波器76
3.2.3压控振荡器77
3.3锁相环路的动态方程77
3.3.1非线性相位模型77
3.3.2线性相位模型79
3.3.3环路的传递函数80
3.4锁相环路的性能分析82
3.4.1暂态信号响应82
3.4.2环路的频率响应84
3.4.3环路的稳定性86
3.4.4非线性跟踪性能87
3.4.5环路的捕获性能89
3.4.6环路的噪声性能90
3.5锁相环路的应用92
3.5.1环路的两种跟踪状态92
3.5.2调频解调器93
3.5.3调相解调器94
3.5.4调幅信号的相干解调94
3.5.5锁相调频器95
3.5.6锁相调相器95
3.6小结96
第4章 载波同步的FPGA实现97
4.1载波同步的原理98
4.1.1载波同步的概念及实现方法98
4.1.2锁相环的工作方式99
4.2锁相环路的数字化模型100
4.2.1数字鉴相器100
4.2.2数字环路滤波器101
4.2.3数字控制振荡器102
4.2.4数字环路的动态方程103
4.3输入信号建模与仿真104
4.3.1工程实例需求104
4.3.2输入信号模型105
4.3.3输入信号的MATLAB仿真107
4.4载波同步环的参数设计109
4.4.1总体性能参数设计110
4.4.2数字鉴相器设计111
4.4.3环路滤波器及数控振荡器设计114
4.5载波同步环的FPGA实现116
4.5.1顶层模块的VHDL实现116
4.5.2 IIR低通滤波器的VHDL实现119
4.5.3环路滤波器的VHDL实现123
4.5.4同步环路的FPGA实现125
4.6载波同步环的仿真测试126
4.6.1测试激励的VHDL设计126
4.6.2单载波输入信号的仿真测试129
4.6.3调幅波输入信号的仿真测试133
4.6.4关于载波环路参数的讨论136
4.7小结138
第5章 抑制载波同步的FPGA实现139
5.1抑制载波同步的原理140
5.1.1平方环工作原理140
5.1.2同相正交环工作原理141
5.1.3判决反馈环工作原理142
5.2输入信号建模与仿真144
5.2.1工程实例需求144
5.2.2 DPSK调制原理及信号特征144
5.2.3 DPSK信号传输模型及仿真145
5.3平方环的FPGA实现147
5.3.1改进的平方环原理147
5.3.2环路性能参数设计148
5.3.3带通滤波器设计149
5.3.4顶层模块的VHDL实现151
5.3.5带通滤波器的VHDL实现155
5.3.6其他模块的VHDL实现159
5.3.7 FPGA实现后的仿真测试160
5.4同相正交环的FPGA实现162
5.4.1环路性能参数设计162
5.4.2低通滤波器VHDL实现163
5.4.3其他模块的VHDL实现165
5.4.4顶层模块的VHDL实现165
5.4.5 FPGA实现后的仿真测试168
5.4.6同相支路的判决及码型变换169
5.5判决反馈环的FPGA实现171
5.5.1环路性能参数设计171
5.5.2顶层模块的VHDL实现172
5.5.3积分判决模块的VHDL实现176
5.5.4 FPGA实现后的仿真测试178
5.6小结179
第6章 自动频率控制的FPGA实现181
6.1自动频率控制的概念182
6.2最大似然频偏估计的FPGA实现183
6.2.1最大似然频偏估计的原理183
6.2.2最大似然频偏估计的MATLAB仿真185
6.2.3频偏估计的FPGA实现方法187
6.2.4 CORDIC核的使用189
6.2.5顶层文件的VHDL实现192
6.2.6频偏估计模块的VHDL实现195
6.2.7 FPGA实现及仿真测试198
6.3基于FFT载频估计的FPGA实现200
6.3.1离散傅里叶变换200
6.3.2 FFT算法原理及MATLAB仿真202
6.3.3 FFT核的使用204
6.3.4输入信号建模与MATLAB仿真207
6.3.5基于FFT载频估计的VHDL实现208
6.3.6 FPGA实现及仿真测试211
6.4 FSK信号调制解调原理212
6.4.1数字频率调制213
6.4.2 FSK信号的MATLAB仿真214
6.4.3 FSK相干解调原理217
6.4.4 AFC环解调FSK信号的原理218
6.5 AFC环的FPGA实现220
6.5.1环路参数设计220
6.5.2顶层模块的VHDL实现222
6.5.3鉴频器模块的VHDL实现225
6.5.4 FPGA实现及仿真测试226
6.6小结227
第7章 位同步技术的FPGA实现229
7.1位同步的概念及实现方法230
7.1.1位同步的概念230
7.1.2滤波法提取位同步231
7.1.3数字锁相环位同步法232
7.2微分型位同步的FPGA实现234
7.2.1微分型位同步的原理234
7.2.2顶层模块的VHDL实现235
7.2.3双相时钟信号的VHDL实现238
7.2.4微分鉴相模块的VHDL实现240
7.2.5单稳触发器的VHDL实现241
7.2.6控制及分频模块的VHDL实现243
7.2.7位同步形成及移相模块的VHDL实现244
7.2.8 FPGA实现及仿真测试246
7.3积分型位同步的FPGA实现248
7.3.1积分型位同步的原理248
7.3.2顶层模块的VHDL实现250
7.3.3积分模块的VHDL实现254
7.3.4鉴相模块的VHDL实现255
7.3.5 FPGA实现及仿真测试256
7.4改进位同步技术的FPGA实现258
7.4.1正交支路积分输出门限判决法258
7.4.2数字式滤波器法的工作原理260
7.4.3随机徘徊滤波器的VHDL实现260
7.4.4随机徘徊滤波器的仿真测试262
7.4.5改进的数字滤波器工作原理263
7.4.6改进滤波器的VHDL实现264
7.5小结266
第8章 帧同步技术的FPGA实现267
8.1异步传输与同步传输的概念268
8.1.1异步传输的概念268
8.1.2同步传输的概念269
8.1.3异步传输与同步传输的区别269
8.2起止式同步的FPGA实现270
8.2.1 RS-232串口通信协议270
8.2.2顶层模块的VHDL实现272
8.2.3时钟模块的VHDL实现274
8.2.4数据接收模块的VHDL实现276
8.2.5数据发送模块的VHDL实现278
8.2.6 FPGA实现及仿真测试280
8.3帧同步码组及其检测原理283
8.3.1帧同步码组的选择283
8.3.2间隔式插入法的检测原理284
8.3.3连贯式插入法的检测原理285
8.3.4帧同步的几种状态286
8.4连贯式插入法帧同步的FPGA实现287
8.4.1实例要求及总体模块设计287
8.4.2搜索模块的VHDL实现及仿真290
8.4.3校核模块的VHDL实现及仿真293
8.4.4同步模块的VHDL实现及仿真298
8.4.5帧同步系统的FPGA实现及仿真303
8.5小结304
参考文献305
热门推荐
- 436122.html
- 1456650.html
- 2974391.html
- 183.html
- 847476.html
- 1021154.html
- 1788374.html
- 1359550.html
- 3523923.html
- 1495479.html
- http://www.ickdjs.cc/book_1150152.html
- http://www.ickdjs.cc/book_323171.html
- http://www.ickdjs.cc/book_2629237.html
- http://www.ickdjs.cc/book_3332991.html
- http://www.ickdjs.cc/book_1836635.html
- http://www.ickdjs.cc/book_2179221.html
- http://www.ickdjs.cc/book_218789.html
- http://www.ickdjs.cc/book_1721669.html
- http://www.ickdjs.cc/book_598477.html
- http://www.ickdjs.cc/book_130835.html